

# H3项目

clock接口使用说明书 V1.0

# 文档履历

| 版本号   | 日期         | 制/修订人 | 内容描述 |
|-------|------------|-------|------|
| v1. 0 | 2015-01-10 |       | 正式版本 |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |
|       |            |       |      |

# 目 录

| 1. | 概述       |                                     | 3  |
|----|----------|-------------------------------------|----|
|    | 1. 1.    | . 编写目的                              | 3  |
|    | 1. 2.    | 适用范围                                | 3  |
|    | 1. 3.    | . 相关人员                              | 3  |
| 2. | 模块が      | <b>卜</b> 绍                          | 4  |
|    | 2. 1.    | 模块功能介绍                              | 4  |
|    | 2. 2.    | . 相关术语介绍                            | 4  |
|    | 2, 3,    | 模块配置介绍                              | 4  |
| 3. | 接口抗      | 苗述                                  | 5  |
|    | 3. 1.    | . 系统时钟定义                            | 5  |
|    | 3. 2.    | 模块时钟定义                              | 5  |
|    | 3. 3.    | . 时钟 API 接口定义                       | 7  |
|    |          | 3.3.1. clk_get                      | 7  |
|    |          | 3.3.2. devm_clk_get                 | 7  |
|    |          | 3.3.3. clk_put                      | 8  |
|    |          | 3.3.4. clk_set_parent               | 8  |
|    |          | 3.3.5. clk_get_parent               | 9  |
|    |          | 3.3.6. clk_prepare                  | 9  |
|    |          | 3.3.7. clk_enable                   | 10 |
|    |          | 3.3.8. clk_prepare_enable           |    |
|    |          | 3.3.9. clk_disable                  | 11 |
|    |          | 3.3.10. clk_unprepare               | 11 |
|    |          | 3.3.11. clk_disable_unprepare       | 11 |
|    |          | 3.3.12. clk_get_rate                |    |
|    |          | 3.3.13. clk_set_rate                |    |
|    |          | 3.3.14. sunxi_periph_reset_assert   | 13 |
|    |          | 3.3.15. sunxi_periph_reset_deassert | 13 |
| 4. | demo     |                                     | 14 |
|    | 4. 1.    | . 时钟 API 调用格式要求                     | 14 |
|    | 4. 2.    | 配置 SDMMC 控制器时钟                      | 14 |
| De | claratio | on                                  | 16 |

# 1. 概述

# 1.1. 编写目的

本文档对 H3 平台的时钟管理接口使用进行详细的阐述,让用户明确掌握时钟操作的编程方法。

# 1.2. 适用范围

本文档仅适用于 H3 sdk 内核。

# 1.3. 相关人员

本文档适用于所有需要在 H3 sdk 上开发设备驱动的人员。



# 2. 模块介绍

时钟管理模块是 linux 系统为统一管理各硬件的时钟而实现管理框架,负责所有模块的时钟调节和电源管理。

# 2.1. 模块功能介绍

时钟管理模块主要负责处理各硬件模块的工作频率调节及电源切换管理。一个硬件模块要正常工作,必须先配置好硬件的工作频率、打开电源开关、总线访问开关等操作,时钟管理模块为设备驱动提供统一的操作接口,使驱动不用关心时钟硬件实现的具体细节。

# 2.2. 相关术语介绍

### 晶振

晶体振荡器的简称,晶振有固定的振荡频率,如 32K/24Mhz 等,是芯片所有时钟的源头。

### **PLL**

锁相环,利用输入信号和反馈信号的差异提升频率输出。

### 时钟

驱动数字电路运转是的时钟信号。芯片内部的各硬件模块都需要时序控制,因此理解时钟信号对于底层编程非常重要。

# 2.3. 模块配置介绍

ccmu 初始化时,会设置一些系统时钟的频率,如 PLL4、PLL6 等等,在 sys\_config.fex 中,增加了相关的频率配置,如:

| TO THE TANK |       |  |
|-------------|-------|--|
| [clock]     |       |  |
| pll_video   | = 297 |  |
| pll_ve      | = 402 |  |
| pll_periph0 | = 600 |  |
| pll_gpu     | = 576 |  |
| pll_periph1 | = 600 |  |
| pll_de      | = 864 |  |

对于没有配置的,系统设置频率为默认值。

# 3. 接口描述

Linux 系统为时钟管理定义了标准的 API 接口,详见内核接口头文件《include/linux/clk.h》。

## 3.1. 系统时钟定义

系统时钟主要是指一些源时钟,为其它硬件模块提供时钟源输入。系统时钟一般为多个硬件模块共享,不允许随意调节。H3 平台上,定义的系统时钟源清单如下:

```
#define PLL_CPU

#define PLL_AUDIO

#define PLL_VIDEO

#define PLL_VE

#define PLL_DDR

#define PLL_PERIPHO

#define PLL_GPU

#define MIPI_PLL

#define PLL_PERIPH1

#define PLL_DE
```

### 各 PLL 的分工如下:

PLL\_CPU 只作为 CPU 的时钟源,不作他用;

PLL\_AUDIO 只作为音频模块(如 codec、iis、spdif 等)的时钟源,不作他用;

PLL\_VIDEO 一般作为显示相关模块(如 de、csi、hdmi 等)的时钟源;

PLL VE 一般只作为视频解码模块(ve)的时钟源:

PLL DDR 一般只作为 DDR 的时钟源:

PLL\_PERIPHO 用作一些外设接口模块(如 nand、sdmmc、usb 等)的时钟源;

PLL\_GPU 一般只作为 GPU 模块的时钟源;

# 3, 2, 模块时钟定义

模块时钟主要是针对一些具体模块(如: gpu、de),在时钟频率配置、电源控制、访问控制等方面进行管理。一个典型的模块如下图所示,包含 module gateing、ahb gating、dram gating,以及 reset 控制。要想一个模块能够正常工作,必须在这几个方面作好相关的配置。



硬件设计时,为每个硬件模块定义好了可选的时钟源(有些默认使用总线的工作时钟作时钟源),时钟源的定义如上节所述,模块只能在相关可能的时钟源间作选择。

模块的电源管理体现在两个方面:模块的时钟使能和模块控制器复位,相关驱动需要通过以下所列的时钟进行控制。AW1633的模块时钟清单如下:

```
#define NAND CLK
                        "nand"
                        "sdmmc0"
#define SDMMCO CLK
#define SDMMC1MOD CLK
                        "sdmmc1mod"
#define SDMMC1_CLK
                        "sdmmc1"
#define SDMMC2MOD CLK
                        "sdmmc2mod"
#define SDMMC2 CLK
                        "sdmmc2"
#define TS CLK
                        "ts"
#define SS CLK
                        "ss"
#define SPIO CLK
                        "spi0"
#define SPI1 CLK
                        "spi1"
#define I2SO_CLK
                        "i2s0"
#define I2S1 CLK
                        "i2s1"
#define I2S2_CLK
                        "i2s2"
#define OWA_CLK
                        "owa"
#define USBOHCI3 CLK
                        "usbohci3"
#define USBOHCI2 CLK
                        "usbohci2"
#define USBOHCI1 CLK
                        "usbohcil"
#define USBOHCIO CLK
                        "usbohci0"
#define USBEHCI3_CLK
                        "usbehci3"
#define USBEHCI2_CLK
                        "usbehci2"
                        "usbehcil"
#define USBEHCI1 CLK
#define USBEHCIO_CLK
                        "usbehci0"
                        "usbotg"
#define USBOTG CLK
#define USBPHY3 CLK
                        "usbphy3"
                        "usbphy2'
#define USBPHY2 CLK
                        "usbphy1"
#define USBPHY1_CLK
#define USBPHYO CLK
                        "usbphy0"
                        "de"
#define DE CLK
#define TCONO CLK
                        "tcon0"
#define TCON1 CLK
                        "tcon1"
                        "tve"
#define TVE_CLK
#define DEINTERLACE CLK
                            "deinterlace"
#define CSI_S_CLK
                        "csi_s"
#define CSI M CLK
                        "csi m"
#define CSI MISC CLK
                        "csi misc"
#define VE CLK
                        "ve"
#define ADDA CLK
                        "adda"
                        "avs"
#define AVS CLK
#define HDMI CLK
                        "hdmi"
#define HDMI_SLOW_CLK
                       "hdmi_slow"
                        "mbus"
#define MBUS CLK
#define GPU CLK
                        "gpu"
#define ATS CLK
                        "ats"
```

```
"scr"
#define SCR_CLK
#define GMAC CLK
                        "gmac"
#define EPHY CLK
                        "ephy"
#define SPINLOCK CLK
                        "spinlock"
                        "msgbox"
#define MSGBOX CLK
                        "dma"
#define DMA CLK
#define PIO CLK
                        "pio"
#define TWIO CLK
                        "twi0"
#define TWI1 CLK
                        "twi1"
#define TWI2_CLK
                        "twi2"
#define UARTO CLK
                        "uart0"
                        "uart1"
#define UART1 CLK
#define UART2 CLK
                        "uart2"
#define UART3 CLK
                        "uart3"
```

### 3.3. 时钟 API 接口定义

使用系统的时钟操作接口,必须引用 Linux 系统提供的时钟接口头文件,引用方式为 "#include

### 3.3.1. clk\_get

### > PROTOTYPE

struct clk \*clk\_get(struct device \*dev, const char \*id);

### > ARGUMENTS

dev 申请时钟的设备句柄; id 要申请的时钟名;

### > RETURNS

如果申请时钟成功,返回时钟句柄,否则返回 NULL。

### > DESCRIPTION

该函数用于申请指定时钟名的时钟句柄,所有的时钟操作都基于该时钟句柄来实现。

### > DEMO

```
//打开"nand"的时钟句柄
h_nand = clk_get(NULL, "nand");
if(!h_nand) {
    printk("try to get nand clock failed!\n");
......
}
```

### 3.3.2. devm\_clk\_get

### > PROTOTYPE

struct clk \*devm clk get(struct device \*dev, const char \*id);

### > ARGUMENTS

dev 申请时钟的设备句柄;

id 要申请的时钟名;

### > RETURNS

如果申请时钟成功,返回时钟句柄,否则返回 NULL。

### > DESCRIPTION

该函数用于申请指定时钟名的时钟句柄,所有的时钟操作都基于该时钟句柄来实现。和 clk\_get 的区别在于:一般用在 driver 的 probe 函数里申请时钟句柄,而当 driver probe 失败或者 driver remove 时,devres 会自动释放对应的时钟句柄(即相当于系统自动调用 clk put)

### > DEMO

```
//打开"sdmmc0"的时钟句柄
struct clk *sdmmc_clk
sdmmc_clk = devm_clk_get(&pdev->dev, "hosc");
if(!h_hosc) {
    printk("try to get hosc clock failed!\n");
......
}
```

### 3.3.3. clk\_put

### **PROTOTYPE**

void clk put(struct clk \*clk);

### > ARGUMENTS

clk 待释放的时钟句柄;

### > RETURNS

无。

### **DESCRIPTION**

该函数用于释放成功申请到的时钟句柄,当不再使用时钟时,需要释放时钟句柄。

### > DEMO

```
//释放 h_hosc 时钟句柄
clk_put (h_nand);
```

### 3.3.4. clk\_set\_parent

### > PROTOTYPE

int clk set parent(struct clk \*clk, struct clk \*parent);

### > ARGUMENTS

clk 待操作的时钟句柄; parent 父时钟的时钟句柄;

### > RETURNS

如果设置父时钟成功,返回0;否则,返回-1。

### > DESCRIPTION

该函数用于设定指定时钟的父时钟,即将 parent 作为 clk 的时钟源。

```
//设置 nand 的父时钟为的 hosc
if(clk_set_parent(h_nand, h_hosc)) {
    printk("try to set parent of nand to hosc failed!\n");
```

```
......
}
```

### 3.3.5. clk\_get\_parent

### > PROTOTYPE

struct clk \* clk\_get\_parent(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

如果获取父时钟成功,返回父时钟句柄;否则,返回-1。

### > DESCRIPTION

该函数用于获取指定时钟的父时钟。

### > DEMO

```
//获取 nand 的父时钟

Struct clk* hparent;
hparent = clk_get_parent(h_nand);
if(IS_ERR(hparent)) {
    printk("try to getparent of nand failed!\n");
......
}
```

### 3.3.6. clk\_prepare

### > PROTOTYPE

int clk\_prepare(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

如果时钟 prepare 成功,返回 0;否则,返回-1。

### > DESCRIPTION

该函数用于 prepare 使能指定的时钟

(Note:旧版本 kernel 的 clk\_enable 在新 kernel 中分解成不可在原子上下文调用的 clk\_prepare(该函数可能睡眠)和可以在原子上下文调用的 clk\_enable。而 clk\_prepare\_enable 则同时完成 prepare 和 enable 的工作,只能在可能睡眠的上下文调用该 API)

```
//prepare nand时钟
if(clk_prepare(h_nand)) {
    printk("try to prepare nand failed!\n");
    ......
}
```

### 3.3.7. clk\_enable

### > PROTOTYPE

int clk enable(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

如果时钟使能成功,返回0;否则,返回-1。

### > DESCRIPTION

该函数用于使能指定的时钟。

(Note:旧版本 kernel 的 clk\_enable 在新 kernel 中分解成不可在原子上下文调用的 clk\_prepare(该函数可能睡眠)和可以在原子上下文调用的 clk\_enable。因此在 clk\_enable 之前至少调用了一次 clk\_prepare,也可用 clk\_prepare\_enable 同时完成 prepare 和 enable 的工作,只能在可能睡眠的上下文调用该 API)

### > DEMO

```
//使能 nand 时钟
if(clk_enable(h_nand)) {
    printk("try to enable nand failed!\n");
    ......
}
```

### 3.3.8. clk\_prepare\_enable

### > PROTOTYPE

int clk\_prepare\_enable(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

如果时钟使能成功,返回0;否则,返回-1。

### > DESCRIPTION

该函数用于 prepare 并使能指定的时钟。

(Note:旧版本 kernel 的 clk\_enable 在新 kernel 中分解成不可在原子上下文调用的 clk\_prepare(该函数可能睡眠)和可以在原子上下文调用的 clk\_enable,clk\_prepare\_enable 同时完成 prepare 和 enable 的工作,只能在可能睡眠的上下文调用该 API)

```
//使能 nand 时钟
if(clk_prepare_enable(h_nand)) {
    printk("try to prepare_enable nand failed!\n");
    ......
}
```

### 3.3.9. clk\_disable

### > PROTOTYPE

void clk disable(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

无。

### > DESCRIPTION

该函数用于关闭指定的时钟。

### > DEMO

//美闭 nand 时钟 clk\_disable(h\_nand);

### 3.3.10. clk\_unprepare

### > PROTOTYPE

void clk unprepare(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

无。

### > DESCRIPTION

该函数用于释放指定的时钟 prepare 动作。

(Note:旧版本 kernel 的 clk\_disable 在新 kernel 中分解成可以在原子上下文调用的 clk\_disable 和不可在原子上下文调用的 clk\_unprepare (该函数可能睡眠)和,clk\_disable\_unprepare 同时完成 disable 和 unprepare 的工作,只能在可能睡眠的上下文调用该 API)

### > DEMO

//关闭 nand 时钟 clk disable(h nand);

### 3.3.11. clk\_disable\_unprepare

### > PROTOTYPE

void clk\_disable\_unprepare(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

无。

### > DESCRIPTION

该函数用于关闭指定的时钟并且释放指定的时钟的 prepare 工作。

(Note:旧版本 kernel 的 clk\_disable 在新 kernel 中分解成可以在原子上下文调用的 clk\_disable 和不可在原子上下文调用的 clk\_unprepare (该函数可能睡眠)和,clk\_disable\_unprepare 同时完成 disable 和 unprepare 的工作,只能在可能睡眠的上下文调用该 API)

### > DEMO

```
//美闭 nand 时钟
clk_disable_unprepare(h_nand);
```

### 3.3.12. clk\_get\_rate

### > PROTOTYPE

unsigned long clk\_get\_rate(struct clk \*clk);

### > ARGUMENTS

clk 待操作的时钟句柄;

### > RETURNS

指定时钟的当前频率值。

### > DESCRIPTION

该函数用于获取指定时钟当前的频率,无论时钟是否已经使能

### > DEMO

```
//获取 hosc 的时钟频率
unsigned long rate;
rate = clk_get_rate(h_hosc);
printk( "rate of hosc is:%ld", rate);
```

### 3.3.13. clk\_set\_rate

### > PROTOTYPE

int clk\_set\_rate(struct clk \*clk, unsigned long rate);

### > ARGUMENTS

clk 待操作的时钟句柄;

rate 时钟的目标频率值,以Hz为单位;

### > RETURNS

如果设置时钟频率成功,返回0;否则,返回-1。

### > DESCRIPTION

该函数用于设置指定时钟的频率。

```
//设置 nand 时钟的频率
unsigned long rate;
rate =clk_get_rate(h_hosc);
if(clk_set_rate(h_nand, rate/2)) {
    printk( "set nand clock freq to 1/2 of hosc failed!\n");
}
```

### 3.3.14. sunxi\_periph\_reset\_assert

### > PROTOTYPE

void sunxi\_periph\_reset\_assert(struct clk \*c);

### > ARGUMENTS

clk 待 assert 的时钟句柄;

### > RETURNS

设置模块的 assert 状态成功,返回 0;否则,返回-1。

### > **DESCRIPTION**

该函数用于设置指定时钟的 assert 状态(相当于旧版本的 reset )。

### > DEMO

略

### 3.3.15. sunxi\_periph\_reset\_deassert

### > PROTOTYPE

void sunxi\_periph\_reset\_deassert(struct clk \*c)

### > ARGUMENTS

clk 待 deassert 的时钟句柄;

### > RETURNS

设置 deassert 的复位状态成功,返回 0;否则,返回-1

### > DESCRIPTION

该函数用于设置指定时钟的 deassert 状态。

### > DEMO

略

### 4. demo

# 4.1. 时钟 API 调用格式要求

1. 一定要判断 clk\_get 返回句柄的有效性. 比如:

规范写法:

```
struct clk *pll = clk_get(NULL, "sys_pl13");
if(!pll || IS_ERR(pll)) {
    /* 获取时钟句柄失败 */
    printk("try to get pl13 failed!\n");
}
...
```

不规范写法:

```
struct clk *pll = clk_get(NULL, "sys_pl13");
...(访问pll句柄)
```

2. 有返回值的 clk api 一定要判断返回值,返回失败时建议加打印,比如: 规范写法:

```
if(clk_enable(pll)) {
   /* 使能 PLL3 输出失败 */
   printk("try to enable pll3 output failed!\n");
}
```

不规范写法:

```
clk_enable(pll);
```

3. clk\_disable 或 clk\_put 之前, 先检查句柄的有效性; clk\_put 之后将句柄清空. 比如:

```
if(NULL == sdc0_clk || IS_ERR(sdc0_clk)) {
    printk("sdc0_clk handle is invalid, just return!\n");
    return;
} else {
    clk_disable(sdc0_clk);
    clk_put(sdc0_clk);
    sdc0_clk = NULL;
}
```

4.2. 配置 SDMMC 控制器时钟

配置 SDMMC 的时钟, 使期以 50Mhz 的工作频率正常工作, 其示例代码如下:

```
struct clk *pl16 = clk_get(NULL, "pl16");
struct clk *sdc0_clk = clk_get(NULL, "sdmmc0");
long rate;
```

```
/* 检查 clock 句柄有效性 */
if(NULL == pll6 || IS ERR(pll6)
   || NULL == sdc0 clk || IS ERR(sdc0 clk) ){
  printk("%s: clock handle invalid!\n", __func__);
   return;
/* 设置 SDMMC0 控制器的父时钟为 PLL6 */
if(clk set parent(sdc0 clk, pll6))
  printk("%s: set sdc0 clk parent to pll6 failed!\n", func );
/* 设置 SDMMC0 控制器的频率为 50Mhz */
rate = clk_round_rate(sdc0_clk, 50000000);
if(clk set rate(sdc0 clk, rate))
   printk("%s: set sdc0_clk rate to %dHZ failed!\n", __func__, rate);
/* 使能 SDMMC0 */
if(clk prepare enable(sdc0 clk))
  printk("%s: enablesdc0 clk failed!\n"
/* SDMMC0 控制器可以正常工作 */
```

### 系统卸载 SDMMC0 以后,关闭 SDMMC0 的时钟,使其处如非工作状态,其示例代码如下:

```
if(NULL != sdc0_clk && (IS_ERR(sdc0_clk)) {
    /* 关闭 SDMMC0 的模块时钟 */
    clk_disable_unprepare(sdc0_clk);
    /* 释放 sdc0_clk 句柄 */
    clk_put(sdc0_clk);
    sdc0_clk = NULL;
}
if(NULL != pll6 && !IS_ERR(pll6)) {
    /* 释放 pll6 句柄 */
    clk_put(pll6);
    pll6 = NULL;
}
```

# **Declaration**

This document is the original work and copyrighted property of Allwinner Technology ("Allwinner"). Reproduction in whole or in part must obtain the written approval of Allwinner and give clear acknowledgement to the copyright owner.

The information furnished by Allwinner is believed to be accurate and reliable. Allwinner reserves the right to make changes in circuit design and/or specifications at any time without notice. Allwinner does not assume any responsibility and liability for its use. Nor for any infringements of patents or other rights of the third parties which may result from its use. No license is granted by implication or otherwise under any patent or patent rights of Allwinner. This datasheet neither states nor implies warranty of any kind, including fitness for any particular application.

